PID 块是数字化的模拟量控制函数,所以 PID 输出方程式中的 dt 采样时间不 能设为无穷小。受控的大部分过程可用一次或二次方程近似表示,相当于纯 时间滞后。PID 块设定一个 CV 输出给过程,并使用过程反馈回来的 PV 值来 确定 Error,以便调节下一次的 CV 输出值。总计时间是一个关键的过程参 数,这个参数确定 PV 在多长时间后响应 CV 的变化。如下面关于设定回环增 益部分所讨论的,在 CV 发生阶跃时,总计时间常量,Tp+Tc,是一阶系统 PV 值达到 CV 值 63%所需要的时间。如果 PID 块的采样时间不小于总计时间 的 1/2,那麽 PID 块无法实现对此过程的控制。太大的采样时间会使控制不稳 定 。 采样时将不应大于总计时PID 功能运算法则选择 (PIDISA 或 PIDIND) 和增益 PID 块可以选用独立(PID_IND)运算规则,或者选用标准 ISA (PID_ISA)版本 运算规则。二者区别在于如何定义积分和微分增益。 一般这两种 PID 类型下都有 Error= SP ñ PV,你可
CCV04 RACK VME 4 SLOTS 2U 19″ p=425mm ALIM 250W +5V/35A;+12V/8A ; -12V/8A
CCV07 RACKVME 7 SLOTS 4U 19″ p=420mm ALIM 300W +5V/25A;+12V/10A ; -12V/1A
CCV12 RACK VME 12 SLOTS 9U 19″ p=480mm ALIM 600W +5V/120A;+/-12V/10A
CCV16 RACK VME 16 SLOTS 9U 19″ p=480mm ALIM 600W +5V/120A;+/-12V/10A
CCV20 RACK VME 20 SLOTS 9U 19″ p=480mm ALIM 600W +5V/120A;+/-12V/10A
DEFLECTEUR-19″ DEFLECTEUR VENTILATION CHASSIS 19″ 1U
INT-1-MEDIA INTEGRATION DANS UN CHASSIS DE 1 MEDIA FOURNI PAR VOS SOINS.
RCV-20/20 RACK 19″ 7U P1=20 SLOTS / P2=20SLOTS